半導體存儲芯片的基本結構
- 分類:行業新聞
- 作者:
- 來源:
- 發佈時間:2021-06-26 14:15
- 訪問量:
半導體存儲芯片的基本結構
- 分類:行業新聞
- 作者:
- 來源:
- 發佈時間:2021-06-26 14:15
- 訪問量:
半導體存儲芯片由譯碼驅動電路、存儲矩陣、讀寫電路、地址線、數據線、控制線、片選線組成。其中,譯碼驅動電路、存儲矩陣、讀寫電路屬於核心結構。
存儲矩陣用來存儲0/1代碼,地址線、數據線主要用來連接CPU和外部設備。現在假設CPU或者外部設備給出地址,表示要存/取的數據在存儲矩陣的哪個存儲單元中,然後經過譯碼驅動電路,選擇對應的存儲單元,從而完成存/取數據。
地址線是單向的,由CPU指向存儲器,或者由I/O設備的控制器指向存儲器。數據線是雙向的。由地址線和數據線可以計算出芯片的容量。
片選線,也叫做芯片選擇信號,指出這次存/取操作給出的地址是不是這個存儲芯片的地址。
CS(芯片選擇信號),CE(芯片使能信號),低電平表示有效,高電平表示無效,也就是說,如果片選線信號為低電平,則表示想要存/取的數據位於片選線所在的芯片中。
讀寫控制線,表示這次對半導體芯片的操作是讀操作還是寫操作。可以用一根線或者兩根線表示,用一根線表示的話是WE,用兩根線表示的話是WE和OE。
上一個:
存儲器的主要優點有哪些?
下一個:
存儲芯片片選線的作用是什麼
上一個:
存儲器的主要優點有哪些?
下一個:
存儲芯片片選線的作用是什麼
推薦新聞
搜索